信號(hào)之間由于電磁場的相互而產(chǎn)生的不期望的噪聲電壓信號(hào)稱為信號(hào)串?dāng)_。串?dāng)_超出一定的值將可能引路誤動(dòng)作從而導(dǎo)致系統(tǒng)無法正常工作。接下來深圳PCB設(shè)計(jì)公司宏力捷電子為大家分享高速PCB設(shè)計(jì)布線解決信號(hào)串?dāng)_的方法。
一、 在可能的情況下降低信號(hào)沿的變換速率
通常在器件的時(shí)候,在滿足設(shè)計(jì)規(guī)范的同時(shí)盡量選擇慢速的器件,并且避免不同種類的信號(hào)混合使用,因?yàn)榭焖僮儞Q的信號(hào)對(duì)慢變換的信號(hào)有潛在的串?dāng)_危險(xiǎn)。
二、采用屏蔽措施
為高速信號(hào)提供包地是解決串?dāng)_問題的一個(gè)有效途徑。然而,包地會(huì)導(dǎo)致布線量增加,使原本有限的布線區(qū)域更加擁擠。另外,地線屏蔽要達(dá)到預(yù)期目的,地線上接地點(diǎn)間距很關(guān)鍵,一般小于信號(hào)變化沿長度的兩倍。同時(shí)地線也會(huì)增大信號(hào)的分布,使傳輸線阻抗增大,信號(hào)沿變緩。
三、合理設(shè)置層和布線
合理設(shè)置布線層和布線間距,減小并行信號(hào)長度,縮短信號(hào)層與平面層的間距,增大信號(hào)線間距,減小并行信號(hào)線長度(在關(guān)鍵長度范圍內(nèi)),這些措施都可以有效減小串?dāng)_。
四、設(shè)置不同的布線層
為不同速率的信號(hào)設(shè)置不同的布線層,并合理設(shè)置平面層,也是解決串?dāng)_的好方法。
五、阻抗匹配
如果傳輸線近端或遠(yuǎn)端終端阻抗與傳輸線阻抗匹配,也可以大大減小串?dāng)_的幅度。
串?dāng)_分析的目的是為了在PCB實(shí)現(xiàn)中迅速地發(fā)現(xiàn)、定位和解決串?dāng)_問題。一般的仿真工具與環(huán)境中仿真分析與PCB布線環(huán)境互相獨(dú)立,布線結(jié)束后進(jìn)行串?dāng)_分析,得到串?dāng)_分析報(bào)告,推導(dǎo)出新的布線規(guī)則并且重新布線,再分析修正,這樣設(shè)計(jì)的反復(fù)比較多。
通過仿真分析可以看到,實(shí)際的串?dāng)_結(jié)果都不相同,并且差距很大。因此,一個(gè)好的工具應(yīng)該不僅能夠分析串?dāng)_,并且能夠應(yīng)用串?dāng)_規(guī)則進(jìn)行布線。另外,一般的布線工具僅限于物理規(guī)則驅(qū)動(dòng),對(duì)控制串?dāng)_的布線只能通過設(shè)定線寬和線間距,以及最大并行走線長度等物理規(guī)則來約束。采用信號(hào)完整性分析和設(shè)計(jì)工具集ICX可以支持真正意義上的電氣規(guī)則驅(qū)動(dòng)布線,其仿真分析和布線在一個(gè)環(huán)境下完成,在仿真時(shí)可以設(shè)定電氣規(guī)則和物理規(guī)則,在布線的同時(shí)自動(dòng)計(jì)算過沖、串?dāng)_等信號(hào)完整性要素,并根據(jù)計(jì)算的結(jié)果自動(dòng)修正布線。這樣的布線速度快,而且真正符合實(shí)際的電氣性能要求。
深圳宏力捷推薦服務(wù):PCB設(shè)計(jì)打樣 | PCB抄板打樣 | PCB打樣&批量生產(chǎn) | PCBA代工代料